영리한 커패시터 구조로 이 새로운 수신기 칩이 40배 더 많은 간섭을 차단합니다.
MIT(Massachusetts Institute of Technology)의 연구원들은 원치 않는 신호를 더 잘 거부하여 성능을 저하시키지 않고 간섭을 줄일 수 있는 모바일 장치용 새로운 칩 설계를 개발했습니다.
"많은 다른 광대역 수신기는 비트가 무엇을 의미하는지 확인할 시간이 될 때까지 [간섭을 유발하는] 고조파에 대해 아무 조치도 취하지 않습니다." 수석 저자인 Soroush Araei는 특히 고조파의 영향을 줄이는 데 초점을 맞춘 팀의 작업에 대해 설명합니다. 간섭. "체인에서 나중에 수행하지만 고조파 주파수에 고전력 신호가 있으면 제대로 작동하지 않습니다. 대신 정보 손실을 피하기 위해 가능한 한 빨리 고조파를 제거하고 싶습니다."
팀이 설계한 것은 블록 디지털 필터링을 위해 디지털 신호 프로세서(DSP)에 사용되는 기술에서 영감을 받은 믹서 우선 아키텍처의 칩입니다. 칩 설계에 추가된 커패시터를 사용하고 이러한 기술을 아날로그 신호에 적용함으로써 팀은 고조파 간섭을 극적으로 줄일 수 있었습니다. 즉, 수신된 원하는 신호의 강도를 약간만 줄이면서 경쟁사보다 40배 더 강력하게 간섭을 차단할 수 있었습니다.
그 비밀은 커패시터가 사용되는 방식에 있습니다. 일부 구성 요소는 전하를 공유하기 위해 병렬로 배열되고 다른 구성 요소는 직렬로 배열되어 스택을 형성합니다. "사람들은 이전에 이러한 기술인 전하 공유 및 커패시터 스태킹을 개별적으로 사용했지만 결코 함께 사용하지는 않았습니다"라고 Araei는 설명합니다. "우리는 이러한 이점을 얻으려면 두 가지 기술을 동시에 수행해야 한다는 사실을 발견했습니다. 또한 신호 무결성을 유지하고 비용을 낮추면서 추가 하드웨어를 사용하지 않고 믹서 내에서 수동적인 방식으로 이를 수행하는 방법도 알아냈습니다."
"우리는 5G와 차세대 무선 통신 시스템의 요구를 충족하는 전자 회로와 시스템을 개발하는 데 관심이 있습니다."라고 수석 저자이자 조교수인 Negar Reiskarimian이 팀 작업의 잠재적 영향에 대해 말했습니다. "회로를 설계할 때 우리는 디지털 신호 처리 및 응용 전자기학과 같은 다른 영역에서 영감을 찾습니다. 우리는 회로의 우아함과 단순성을 믿으며 추가 전력 및 칩 영역이 필요하지 않은 다기능 하드웨어를 고안하려고 노력합니다."
팀의 작업은 IEEE International Solid-State Circuits Conference(ISSCC) 2023에서 발표되도록 승인되었지만 작성 당시에는 아직 공개되지 않았습니다. 더 많은 정보는 MIT 뉴스에서 보실 수 있습니다.